Semestar: 1
ECTS: 6
Status: Obavezan
Fond: 3+1+0
Duplikat: Ne
ECTS katalog

Ishodi učenja:

Nakon što student položi ovaj ispit, biće u mogućnosti da: 1. Navede i objasni: vrste podloga, tehnologije izrade, tehnike izrade, stepen integracije i metodologije projektovanja poluprovodničkih integrisanih kola. 2. Izvrši detaljnu analizu CMOS invertora i bilateralnog CMOS prekidača. 3. Izvrši procjenu otpornosti, kapacitivnosti i induktivnosti aktivnih i pasivnih komponenti u poluprovodničkim integrisanim tehnologijama. 4. Modeluje i analizira provodne i poluprovodne linije kao raspodjeljene RC parametre. 5. Objasni princip pobuđivanja velikih kapacitivnosti. 6. Navede i objasni dinamičke karaterstike i procijeni disipaciju snage u poluprovodničkim integrisanim kolima. 7. Izvrši sintezu digitalnih elektronskih kola koja obavljaju logičke operacije. 8. Izvrši DC, AC i vremensku analizu elektronskih kola koristeći simulator.

Angažovano osoblje

Ime Predavanja Vježbe Laboratorija
MILENA ERCEG1x1
7S+3P
NIKŠA TADIĆ3x1
7S+3P

Ispit iz Projektovanja VLSI kola (16.01.2024.)

Kolokvijum iz Projektovanja VLSI kola (07.11.2023.)

Kolokvijum/ispit iz Projektovanja VLSI kola (20.09.2023.)

Popravni ispit iz Projektovanja VLSI kola (06.02.2023.)

Ispit iz Projektovanja VLSI kola (16.01.2023.)

Popravni kolokvijum iz Projektovanja VLSI kola (27.12.2022.)

Parametri modela

Osma laboratorijska vježba

Sedma laboratorijska vježba

Šesta laboratorijska vježba

Peta laboratorijska vježba

Četvrta laboratorijska vježba