Pregled projekta


Finansijski program : Ostalo
Naziv [ENG] : Charge-balance voltage–to–frequency converter based on current-mode integrator with high sensitivity
Naziv : Visoko osjetljivi konvertor napona u frekvenciju sa uravnoteženom količinom naelektrisanja na bazi integratora sa strujnim procesiranjem
Početak : 20.01.2025.
Kraj : 20.03.2026.
Skraceni naziv : HISVOLF
Web site :
Tip projekta : naučno-istraživacki
Tematska oblast : Inovativni
Jedinica : Elektrotehnički fakultet
Budzet za jedinicu : 32952.65
Ukupan budzet : 36613.79
Rukovodilac : Tadić Nikša
Opis : Predmet ovog projekta jeste dizajn novog tipa VFC-a koji pripada grupi VFC-ova sa uravnoteženom količinom naelektrisanja. Integrator, koji predstavlja centralni dio prethodno pomenute klase VFC-ova, biće baziran na strujnom procesiranju i realizovan bez upotrebe operacionog pojačavača. Frekventni opseg integratora baziranog na strujnom procesiranju bez operacionog pojačavača neuporedivo je veći od frekventnog opsega standardnog integratora sa operacionim pojačavačem. Zahvaljujući izbjegavanju upotrebe operacionog pojačavača, integrator u sastavu VFC-a radiće mnogo brže nego klasični integrator koji se bazira na operacionom pojačavaču. Preciznije, ograničenje u brzini rada integratora sa strujnim procesiranjem bez upotrebe operacionog pojačavača uzrokuju elektronska kola (gradivni elementi) sa kojima je ovaj integrator okružen, i sa kojima integrator komunicira u električnom smislu. Samim tim, moguće je realizovati VFC sa značajno većom osjetljivošću frekvencije izlaznog signala u odnosu na promjene ulaznog napona, u poređenju sa postojećim tipovima VFC-ova koji se baziraju na principu uravnotežavanja količine naelektrisanja. Realizacija novog tipa VFC-a podrazumijeva izradu prototipa ovog VFC-a u diskretnoj tehnici korišćenjem diskretnih aktivnih i pasivnih elektronskih komponenti povezanih na štampanoj ploči odgovarajućim metalizacijama i konektorima. Predviđeno je unipolarno napajanje od 2.7 V, koje predstavlja minimalni napon potreban za rad gradivnih elemenata koji će biti korišćeni u dizajnu VFC-a. Takođe, predviđeno je da opseg ulaznog napona koji je prilagođen maksimalnoj osjetljivosti predloženog VFC-a bude približno 5 puta manji od rail-to-rail ulaznog napona. Na ovom prototipu biće obavljena mjerenja performansi VFC-a, odnosno eksperimentalna valorizacija predloženog rješenja.